Verilog数字系统设计教程(第3版)
内容简介
Verilog数字系统设计教程(第3版) 本书讲述了利用硬件描述语言(VerilogHDL)设计复杂数字系统的方法。这种方法源自20世纪90年代的美国在美国取得成效后迅速在其他先进工业国得到推广和普及。利用硬件描述语言建模、通过仿真和综合技术设计出极其复杂的数字系统是这种技术的优势。 本书从算法和计算的基本概念出发讲述如何用硬线逻辑电路实现复杂数字逻辑系统的方法。全书共四部分。第一部分Verilog数字设计基础与第二部分Verilog数字系统设计和验证共18章;第三部分共12个上机练习实验范例;第四部分是Verilog硬件描述语言参考手册可供读者学习、查询之用。本书第3版后在语法篇中增加了IEEEVerilogl3642001标准简介以反映Verilog语法的新变化。 本书的讲授方式以每2学时讲授一章为宜每次课后需要花10h来复习思考。完成10章学习后就可以开始做上机练习从简单到复杂由典型到一般循序渐进地学习VerilogHDL基础知识。按照书上的步骤可以使大学电子类及计算机工程类本科及研究生以及相关领域的设计工程人员在半年内掌握VerilogHDL设计技术。 本书可作为电子工程类、自动控制类、计算机类的大学本科高年级及研究生教学用书亦可供其他工程人员自学与参考。